» ニュース » 業界ニュース » EMC 設計クラシック Q&A Ⅳ

EMC設計クラシックQ&AⅣ

ビュー: 1     著者: サイト編集者 公開時間: 2021-04-16 起源: サイト

お問い合わせ

フェイスブックの共有ボタン
ツイッター共有ボタン
ライン共有ボタン
wechat共有ボタン
リンクされた共有ボタン
Pinterestの共有ボタン
WhatsApp共有ボタン
この共有ボタンを共有します

Q1:PCB 設計における高周波干渉を回避するにはどうすればよいですか?

高周波干渉を避けるための基本的な考え方は、高周波信号の電磁界の干渉、つまりクロストークを最小限に抑えることです。高速信号とアナログ信号の間の距離を広げたり、アナログ信号の隣にグランド ガード/シャント トレースを追加したりできます。また、アナロググランドへのデジタルノイズ干渉にも注意する必要があります。
Q2: PCB 設計における高速ケーブル配線と EMI の間の矛盾を解決するにはどうすればよいですか?

EMI によって付加される抵抗容量やフェライト ビーズによる信号の電気特性の一部は仕様に適合しません。したがって、内層への高速信号などの配線および PCB 積層技術を導入することで、EMI 問題を解決または軽減することが最善です。最後に、信号へのダメージを軽減するために、抵抗容量またはフェライト ビーズが使用されます。

Q3:PCB設計において、差動信号ラインの途中にグランド線を追加することはできますか?

一般に、差動信号の途中にグランドラインを追加することはできません。差動信号の応用原理で最も重要な点は、磁束キャンセルやアンチノイズ(ノイズ耐性)能力など、差動信号間のカップリング(結合)のメリットを活用することです。途中にグランドラインを追加するとカップリング効果が失われてしまいます。


製品に関するお問い合わせ
当社は Cookie を使用して、訪問中に最高のパフォーマンスを実現するためにすべての機能を有効にし、Web サイトの使用状況に関する洞察を提供してサービスを向上させます。ブラウザの設定を変更せずに当社の Web サイトを継続して使用すると、これらの Cookie を受け入れたことになります。詳細については、当社のプライバシーポリシーをご覧ください。
×